今天我们发布了 关于SK Hynix的新闻文章’S新DDR5内存模块 for customers –64 GB注册模块在DDR5-4800运行,旨在预览系统,即大超划分器在其他任何其他人访问它们之前开始玩12-18个月。值得注意的是,SK Hynix没有发布有关这些模块的任何子时间信息,并且随着我们浏览主要记忆制造商的公告,一个常见主题一直缺乏关于子时间的详细信息。今天可以在全系列DDR5规范中呈现信息。

讨论内存时,有几个指标需要考虑:

  • 类型,例如DDR4,DDR5.
  • 容量
  • 功耗/电压
  • 带宽
  • 潜伏
  • 价格
  • 坚持

在建立平台时,许多这些因素都进入了–实现石油和气体模拟的系统可能需要重新表格,无论电力如何,对于较小的安装可能是主要问题。对于专业应用程序,持久存储器可能是一个焦点,或者带宽/延迟的组合将是驾驶性能的关键。

为了使所有构建内存和系统共同努力的所有这些公司,一系列标准由所有有关方面的财团开发–这被称为jedec。 JEDEC创建了标准,以确保支持所有兼容的系统。

熟悉JEDEC规范的用户将注意到消费者级记忆通常比JEDEC列表更快地指定–这是一个功能,其中可以支持更快的内存的处理器,当与符合JEDEC的内存配对时,可以一起配对。这就是为什么我们在今天的市场中看到内存套件一直到DDR4-5000,只能使用一些选择系统。


阅读Anandtech.’S Corsair DDR4-5000 Vengeance LPX评论
超级垃圾,超级独家

对于DDR4,JEDEC支持从DDR4-1600到DDR4-3200的标准。从数据速率,可以计算峰值传输速率(对于DDR4-1600,每个通道12.8 GB / s,为DDR4-3200的每个通道25.6 GB / s),但延迟需要其他信息。内存提供的典型子定时为:

  • CAS :列地址频闪:发送列地址和响应之间的时间
  • TRCD:行到列延迟:当打开新行时加载列的时钟周期
  • TRP:行预充电时间:当错误行打开时加载数据时钟周期
  • TRAS:行主动时间:行主动和预充电的最小时间

这些通常报告为具有有时添加TRAS的CAS-TRCD-TRP。这意味着在jedec’S DDR4规范,基础DDR4-3200度量标准允许24-24-24组子定时。对于延迟计算,我们需要数据速率(3200 MT / s)和CAS(24个时钟)以计算CAS,以便纳秒,真实的世界延迟(在这种情况下,15纳秒)。

数据速率和CAS延迟的组合已被用于比较多年来的单个访问延迟编号。从DRAM的早期迭代移动,数据访问率和单个访问延迟都有改进。然而,最近,由于物理限制,虽然数据速率一直在增加,但访问延迟已经大致一致。

内存和带宽,直到DDR4
Anandtech. 数据速率
MT/s
带宽
GB/s
CAS
(clk)
潜伏
(ns)
SDR.
SDR. 100 100 0.80 3 24.00
133 133 1.07 3 22.50
DDR.
DDR. 200 200 1.60 2 20.00
333 333 2.67 2.5 15.00
400 400 3.20 3 15.00
DDR. 2
DDR. 2 400 400 3.20 5 25.00
667 667 5.33 5 15.00
800 800 6.40 6 15.00
DDR. 3
DDR. 3 800 800 6.40 6 15.00
1066 1066 8.53 8 15.00
1333 1333 10.67 9 13.50
1600 1600 12.80 11 13.75
1866 1866 14.93 13 13.93
2133 2133 17.07 14 13.13
DDR. 4
DDR. 4 1600 1600 12.80 11 13.75
1866 1866 14.93 13 13.92
2133 2133 17.07 15 14.06
2400 2400 19.20 17 14.17
2666 2666 21.33 19 14.25
2933 2933 23.46 21 14.32
3200 3200 25.20 22 13.75
*并非所有这些都是JEDEC标准

枢转到DDR5,JEDEC已启用从DDR5-3200到DDR5-6400的标准。它还具有高达DDR5-8000的占位符,但这些标准的具体情况仍然是正在进行的工作。 在DDR3结束时,通过DDR4,JEDEC为每个数据速率引入了额外的子时间规范 -  对于每个数据速率,JEDEC指定了一个‘A’ fast standard, a ‘B’常见标准,和一个‘C’ looser standard –技术上,Looser标准更适用于更高容量的模块。这意味着每个数据速率可以基于所用硅的质量来施放各种性能。

从最低数据速率开始,DDR5-3200A标准支持22-22-22子定时。在每个通道的理论峰值为25.6 Gb / s带宽,这相当于13.75纳秒的单个访问等待时间。

如果我们看看SK Hynix’■DDR5-4800的宣布,这可能是DDR5-4800B,支持40-40-40个子定时,用于每个通道的理论峰值带宽为38.4 Gb / s,单个访问等待时间为16.67纳秒。

以下是从DDR5-3200到DDR5-6400的完整列表,包括一些额外标准尚未完成。

DDR. 5 JEDEC规格
Anandtech. 数据速率
MT/s
CL. *
 
峰值BW.
GB/s
潜伏
(ns)
DDR5-3200. A 3200 22 22 22 25.60 13.75
B 26 26 26 16.25
C 28 28 28 17.50
DDR5-3600. A 3600 26 26 26 28.80 14.44
B 30 30 30 16.67
C 32 32 32 17.78
DDR5-4000 A 4000 28 28 28 32.00 14.00
B 32 32 32 16.00
C 36 36 36 18.00
DDR5-4400. A 4400 32 32 32 35.20 14.55
B 36 36 36 16.36
C 40 40 40 18.18
DDR5-4800. A 4800 34 34 34 38.40 14.17
B 40 40 40 16.67
C 42 42 42 17.50
DDR5-5200. A 5200 38 38 38 41.60 14.62
B 42 42 42 16.15
C 46 46 46 17.69
DDR5-5600. A 5600 40 40 40 44.80 14.29
B 46 46 46 16.43
C 50 50 50 17.86
DDR5-6000 A 6000 42 42 42 48.00 14.00
B 50 50 50 16.67
C 54 54 54 18.00
DDR5-6400. A 6400 46 46 46 51.20 14.38
B 52 52 52 16.25
C 56 56 56 17.50
未来的垃圾箱
DDR5-6800. 6800       54.40  
DDR5-7200. 7200       57.60  
DDR5-7600. 7600       60.80  
DDR5-8000 8000       64.00  
DDR5-8400. 8400       67.20  

您可以记住2018年5月的报告,其中Cadence和Micron在测试平台中显示了一些DDR5-4400内存。我们能够从照片中确定,条件是该系统在42个时钟的CAS延迟运行。从那时起,JEDEC标准已经下降到该速度托架上以支持32-40个时钟,表示平台的演变。

上表是有点繁琐的,所以这里'同一张表只是显示的'A'每个数据速率最快的规格。这可能适用于每个通道的任何相当于1模块的安装。

JEDEC DDR5-A规格
Anandtech. 数据速率
MT/s
CL.
 
峰值BW.
GB/s
潜伏
(ns)
DDR5-3200. A 3200 22 22 22 25.60 13.75
DDR5-3600. A 3600 26 26 26 28.80 14.44
DDR5-4000 A 4000 28 28 28 32.00 14.00
DDR5-4400. A 4400 32 32 32 35.20 14.55
DDR5-4800. A 4800 34 34 34 38.40 14.17
DDR5-5200. A 5200 38 38 38 41.60 14.62
DDR5-5600. A 5600 40 40 40 44.80 14.29
DDR5-6000 A 6000 42 42 42 48.00 14.00
DDR5-6400. A 6400 46 46 46 51.20 14.38

在单一访问延迟方面,我们最终不会比我们在DDR3时代结束时更快。 CL13的DDR3-1866已经是13.93纳秒。这意味着尽管时钟中的CAS延迟值越来越高,但实际的单个访问延迟在现实世界时间单位中仍然大致相同。

值得注意的是,DDR5规范在CL22至CL66的CL22的CAS延迟的硬件寄存器中提供。这可能是插值的意思,即使具有足够仓位的DDR5存储器模块,或者通过超频,CL22可能是硬件的最低可能。我们知道DDR5现在将电压调节移动到模块上,因此将是存储器制造商的额外区域,以区分自己,特别是在瞄准爱好者市场时。

 

为用户寻求深入了解DRAM实际工作的洞察,那么我想指导您到我们的2010题为题为'你总是想知道记忆的一切(但是害怕问)'. It'我仍然提到的伟大技术文章,我仍然划伤了我的头!

 

 

来源: JEDEC DDR5规范

相关阅读

 

发表评论

85评论

查看所有评论

  • amdsuperfan - 2020年10月6日星期二 - 关联

    由于使用多芯片模块设计的AMD芯片的调制,我希望DDR-5在AMD芯片上的DDR-4快10倍。多芯片模块应该能够使用新的内存控制器来消耗更多的带宽,同时使用新的内存控制器来真正云带。我曾经使用过386级电脑。升级到486级非常好,而且很大的部分是因为新的记忆。也是,赢了'T这些新的DDR-5模块每芯片均达到双重内存?我们可以在DDR-5中没有看到128GB内存芯片吗? 回复
  • 伊恩蝉联 - 2020年10月6日星期二 - 关联

    10x更快?呵呵?

    关于能力,我们've解决了几次,最近在今天早些时候在帖子中'在这篇文章的第一句中的链接中: //www.zamiclub.com/show/16142/ddr5-is-comin...
    回复
  • Sarahkerrigan. - 2020年10月6日星期二 - 关联

    这是一个同一个在英特尔笔记本电脑芯片上又一遍又一次发布的人坚持认为他们'比大行力慢。他's an obvious troll. 回复
  • DREXNX. - 2020年10月6日星期二 - 关联

    明显的巨魔或实际上疯了吗?此时对我来说's not clear.

    他们张贴的纯粹痛苦真的可以't完全定义为......
    回复
  • 开演时间 - 2020年10月6日星期二 - 关联

    他需要被禁止。这是一个'Reddit上的T年。我读过我读过的所有错误信息都足够了。 回复
  • hifihedgehog. - 2020年10月6日星期二 - 关联

    确切地。这个家伙显然是拖钓。我很喜欢很多,但你又是'因为它是丽莎苏的培养孩子,神奇地将在DDR5上获得任何更快的带宽。 回复
  • Geoffreya. - 2020年10月7日星期三 - 关联

    He'实际上非常聪明,也是英特尔风扇(可能是Nvidia)。当他'他的性格,他描绘了一个armetypal粉丝,一个amd一个,为了运行amd,他们'重复较低,二流率,预算选项,能够运行暗黑破坏神和AOE 2等。它'也可以降低真正的AMD粉丝,如描绘了一个讽刺版本,其中一个人都会说话。随着Silencio的舞会说,"it's all an illusion."

    无论如何,我实际上享有他(或她)的评论。他带着一个相当不同的看东西。不,我'M不是重复他的尝试颂扬的涂布。
    回复
  • spunjji. - 2020年10月7日星期三 - 关联

    根据他们声称认为该账户是一个实际的AMD粉丝的事实'更有可能是showtime是一个重复的帐户,tbh。或者他们'他们认为他们是不是那么聪明。🤷‍♂️ 回复
  • Geoffreya. - 2020年10月7日星期三 - 关联

    好想法。从来没有想过:) 回复
  • HIXBOT. - 2020年10月7日星期三 - 关联

    随着amdfan的薄弱伪装是一种糟糕的尝试创造戏剧。它's obvious he'对相反的试图制作嘲弄的AMD。我不觉得它有趣,惊讶他没有't yet been banned. 回复

登录

没有帐户? 立即注册