更新 :在来回电子邮件后,我们可以确认英特尔的幻灯片'在IEDM会议上展示的伙伴ASML实际上是2019年9月来源的英特尔的改变版本。 ASML将动画添加到幻灯片,使得底行日期对应于特定节点,但是当我们没有'发现这些动画(既不是新闻界似乎也不是。应该指出的是,ASML对精确节点名称的相关性'这是一个延伸的想象力在一起,但已经要求我们还添加了原始的英特尔幻灯片,以向英特尔与ASML呈现的内容提供上下文。文章中的一些措辞改变为反映这一点。我们的分析仍然相关。

IEEE国际电子设备会议(IEDM)的有趣披露之一已经围绕着新的和即将到来的过程节点技术。本周迄今为止迄今为止几乎每个会议都覆盖了7nm,5nm和3nm的过程(随着行业调用它们)。 What we didn’期待看到披露是英特尔的延长路线图’■即将到来的制造流程。应该指出的是,英特尔会议上的幻灯片'S伙伴,ASML,从其原始来源略微修改。

他们说幻灯片价值1000字。这里’英特尔的1000字's future.

 


英特尔'S幻灯片,如9月所述

这是英特尔'原始幻灯片,不详细说明哪些节点。但是,它应该容易地弄清楚底行中的每个元素是下一个过程节点,否则+ / ++'t make sense.

ASML将这些假设应用于IEDM主题演讲所呈现的幻灯片,但该公司未透露他们已修改幻灯片。


英特尔's slide with ASML'S覆盖的动画,如ASML分发的幻灯片甲板所示

所以让’我们穿过一些关键领域。

1.4nm. in 2029

英特尔预计将与其制造过程节点技术有2年的节奏,从2019年以10纳米开始,并在2021年移动到7nm EUV,然后是2023,2025,2027的每个基本新节点, 2029.这个最终节点是ASML被称为的东西'1.4nm'。这是在英特尔与英特尔相关幻灯片上的英特尔语境中的第一个提及1.4nm。对于上下文,如果1.4nm表示任何实际特征,则相当于12个硅原子。

也许值得注意的是,今年的一些会谈’S IEDM在0.3nm的顺序中具有所谓的尺寸‘2D self-assembly’材料,所以这个低迷的东西’闻所未闻,但它在硅是闻所未闻的。显然,英特尔(及其合作伙伴)将不得不克服许多问题。

+,++,回到返回

在每个过程节点之间,由于英特尔之前已陈述,则每个过程+和++版本中都会有迭代+和++版本,以便从每个过程节点中提取性能。唯一的例外是10nm,它已经在10岁以上,所以我们将分别在2020和2021中看到10 ++和10 +++。英特尔认为他们可以在每年的节奏下进行这一点,而且还有重叠的团队,以确保一个完整的流程节点可以与另一个完整的。

这些幻灯片的有趣元素是提及后退移植。这是一个芯片设计的芯片的能力,但也许由于延迟,可能会在较旧的‘++’在同一时间帧中的进程节点的版本。尽管英特尔指出,它们是从过程节点技术中分解芯片设计,但在某些时候必须承诺进程节点以启动硅中的布局。此时,过程节点过程是锁定的,特别是当它到掩码创建时。

在幻灯片中,它表明英特尔将允许工作流程,使得任何第一个第7NM设计都可以返回到10 +++,任何第一个第5NM设计都可以回到7 ++,等等。人们可以争辩说,这种路线图可能不会那么严格,日期– we have seen Intel’S 10NM需要很长时间才烘烤,因此期待公司随着年度节奏举行+更新与两年的节奏,主要过程技术节点似乎是一个非常乐观和积极的节奏战略。

请注意,这不是’在英特尔时,首先提及后面的回到顶端硬件设计。当前延迟英特尔’S 10NM工艺技术,它已被广泛传播的是一些英特尔’由于该过程节点的成功,最初设计的未来CPU微架构设计最初设计的设计符合10nm(或10 +,10 ++)的设计可能在14nm过程中找到一个房屋。

开发研究

通常使用流程节点开发,将有不同的每个流程节点的团队。此幻灯片状态指出,英特尔目前正在开发其10 ++以上优化以及7nm系列。这个想法是‘+’更新正在从各一代人的设计角度捕获低悬挂水果,并且数字代表完整的节点受益。有趣的是,我们看到英特尔’S 7NM基于10 ++,而在未来的英特尔看到5nm来自基部7nm设计,3nm来自5nm。毫无疑问,输入每个+ / ++更新的一些优化将滤除到未来的设计中,as需要。

在这个幻灯片中,我们有英特尔’S 2023节点当前在定义阶段。在这个IEDM会议上’在这个时间范围内大约有5nm的谈话,因此一些改进(如制造,材料,一致性等)最终将最终在英特尔’根据他们与(历史应用材料)合作的设计房屋的过程。值得注意的是,5nm被列为2023节点,这是ASML将开始销售其的时间‘High NA’EUV机器可以帮助制造过程中更好的路径定义。一世’M不确定高NA是否会截取为5nm或3nm,假设这个英特尔路线图有其日期正确,英特尔能够坚持下去,但它是需要考虑的

2023年,英特尔目前正在进行中‘path-finding’ and 'research'模式。一如既往地在看这个遥远的时候,英特尔正在考虑新的材料,新的晶体管设计等。在这个IEDM会议上我们’重新看到大量的门 - 全面晶体管,无论是纳米纸还是纳米线,都毫无疑问’重新看到其中一些,因为Finfet用完了蒸汽。 TSMC仍在使用FinFET进行5nm过程(英特尔’S 7nm等效),所以我会’如果我们看到像纳米片一样,那么纳米线(甚至混合设计)进入英特尔,就会感到惊讶’■制造堆栈。

It’S值得指出,基于这个幻灯片的标题,英特尔仍然相信摩尔’s Law. Just don’t ask how much it’ll cost.

发表评论

138评论

查看所有评论

  • Quantumshadow44 - 2019年12月10日星期二 - 关联

    听起来不错。 回复
  • KRUMME. - 2019年12月10日星期二 - 关联

    作为综合策略似乎坚实的回到。
    这说整个幻灯片似乎令我担忧。这抱着摩尔人法律。 2年的节奏,像前苏联规划一样,看起来只是股东沟通。它就像他们只是可以充气股价足够,债务和过程挑战会消失。当Mubadala接管时,让我想起了一些GF PPT。我根本不能严肃。
    回复
  • Phoenix_Rizzen. - 2019年12月10日星期二 - 关联

    是的,我'如果在4到5年的节奏中,它会更认真地抓住它。这将提供更多的时间来优化和成熟过程,并尽可能多地对待性能。

    这条路线图基本上显示"we're done in 10 years" instead of "几十年来我们有一个坚实的框架".
    回复
  • KRUMME. - 2019年12月11日星期三 - 关联

    英特尔首席执行官试图改变里面的文化。教育他们不必在任何地方有90%的份额。这个童话路线图如何帮助他?确保您可以更改命名,例如拨打7 ++ 5nm,但在此之外我无法看到这种路线图是如何。 回复
  • fizzypop. - 2019年12月11日星期三 - 关联

    这基本上说我们将失去市场份额,但可能会幸运,因为我们试图多样化。 回复
  • name99 - 2019年12月11日星期三 - 关联

    没有什么能像一个关于10nm的恒定的错误信息一样,“你可以信任我们作为铸造伙伴”,然后在荒谬的10yr路线图上加倍偏离...... 回复
  • rahvin. - 2019年12月11日星期三 - 关联

    我同意您的意见,如果我认为新的流程节点将急剧下降,则每次新流程节点的指数增加成本。一世'如果我们甚至达到他们的幻灯片,他们甚至达到了1.4nm,那就会感到惊讶'■只有7个硅原子宽。

    研究人员已经预测了大约5米可能的量子死亡,因为量子隧道将在该尺寸的痕量线中是一个奇剧问题。即使他们可以打击隧道,每个节点较小基本上都会在每种痕迹中的原子数量,并且在某些时候,它们将达到成本刚刚获得的点't worth it.

    预测是5NM节点将为设备造成20亿美元。我怀疑那里'在世界上两个以上的公司甚至可能负担得起。那个节奏只是纯粹的幻想。
    回复
  • Soresu. - 2019年12月15日星期日 - 关联

    呃,必须说多少次?

    1.4nm. is not the actual transistor pitch of that process target, anymore than the TSMC 7nm process transistor pitch is 7nm (it isn't).

    这些只是营销名称,以简化Fab Process节点代的编纂 - 它使媒体和博主可以更轻松,从而引用它而不进入Nitty Gitty细节。
    回复
  • spunjji. - 2019年12月11日星期三 - 关联

    100%同意。 回复
  • Sharath.naik. - 2019年12月11日星期三 - 关联

    他们已经证明,他们无法将2年的第14亿到10NM举措保持在举办6年。如果这是任何指示,他们甚至不会到2027年的7nm。好吧,我猜一些营销炒作没有伤害,让他们目前的客户在英特尔生态系统中,现在是一个更好的产品组合。 回复

登录

没有帐户? 立即注册